Bé: 2p, Mal: -0. 5p Blanc: 0p Qüestions:

4 d'Abril de 2012

Quina de les següents afirmacions sobre el transistor MOSFET d'acumulació de canal N és FALSA?

[A] El corrent de porta és considera sempre zero, perquè la porta està aïllada.

[A] El corrent de porta es considera sempre zero, perque la porta esta amaga.

(B) En el tram rectilíni de les corbes característiques de drenador (zona òhmica), es comporta com una resistència R<sub>ON</sub> que augmenta proporcionalment amb (V<sub>GS</sub>-V<sub>T</sub>).

[C] En la regió de saturació, el corrent l<sub>DS</sub> és proporcional al quadrat de (V<sub>GS</sub>-V<sub>T</sub>).

[D] Es forma canal quan  $V_{GS} > V_T$ .

El transistor MOS emprat en el circuit de la figura té les corbes característiques que es mostren a l' esquerra. Assenyale l'afirmació FALSA:



[A]. Per dibuixar la recta de càrrega basta obtenir l'equació de la malla d'eixida del circuit.

[B]. El punt de tall de la recta de càrrega amb l'eix d'ordenades es trobaria en I<sub>DS</sub> = 5mA.

[C]. Per obtenir el punt de treball del circuit basta determinar el punt d'intersecció de la recta de

càrrega amb la corba característica corresponent a  $V_{GS} = 5V$ .  $V_{GS} = 5 - 0 = 5V$   $K = 1 \text{mA/V}^2$   $V_{GS} = 7V \rightarrow 8 = K (7-3)^2 \rightarrow (2.5)$   $V_{GS} = 5 - 0 = 5V$   $V_{GS} = 5 - 0 = 5V$ 

- 3. En el circuit de la figura, assenvale l'afirmació C
  - (IALEI transistor està en zona òhmica



Qüestions: Bé: 2p, Mal: -0. 5p Blanc: 0p 4 d'Abril de 2012

Indique els nivells de tensió mínima i màxima de l'eixida Vo en l'inversor lògic de la figura si Vi és una ona quadrada amb valors mínim i màxim de 0V i 5V. Supose que en la zona òhmica es pot utilitzar l'expressió aproximada del corrent:

$$I_{DS(ON)}\approx 2K(V_{GS}\text{-}V_T)\ V_{DS}$$



El circuit NMOS de la figura es comporta com una porta lògica. Indique quina de les següents afirmacions és CERTA:



- [B] Quan condueix només un dels dos transistors (Q1 o Q2), la tensió d'eixida  $V_0$  és menor que quan  $\chi$   $V_0 = 5 V$ condueixen els dos a la vegada.
- [C] Per a Va = 0V i Vb = 5V, el corrent és nul i la tensió d'eixida Vo és un nivell alt.
- [D] Per a Va = Vb = 5V, la tensió d'eixida és  $V_0$  = V<sub>DD</sub>/2, ja que els dos transistors estan en sèrie.



+5 V



( Vpp feria en valor incle terminet,)
ni "1", ni "0", valor erromi